Conception et layout d’un convertisseur numérique analogique en technologie CMOS 0.35μm

MOULAHCENE, Fateh (2008) Conception et layout d’un convertisseur numérique analogique en technologie CMOS 0.35μm. Magister thesis, Université de Batna 2.

[img]
Preview
Text
inj MOULAHCENE FATEH.pdf

Download (1MB) | Preview

Abstract

Le but de ce travail est de construire un convertisseur numérique analogique (CNA) 5bits. Les spécifications données dans le cahier des charges imposent un certain nombre de choix pour le convertisseur. Le convertisseur numérique analogique est bas ée sur une structure dite «pondérée binaire» (binary-weighted), les valeurs de ces sources de courant sont pondérées (1 :2 :4 :... 2N 1) selon le bit que chacune d’entre elles représente. , qui intèg re les sources de courant et les interrupteurs, qui sont toutes des miroirs de courant simples et des portes de transmission. La sortie d’un convertisseur peut être une tension ou un courant. Mais notre convertisseur à commutation de courant leur sortie es t une simple résistance. Toute la partie analogique du projet est implémentée dans cadence sous forme schématique et layout. Des simulations DC et TR été effectuées si nécessaire. Les résultats obtenus respectent le cahier des charges, l’INL et la DNL obt enues sont plus petits qu’un demi-LSB, une charge résistive 100k, un pas 1LSB=1uA, une fréquence 50kHz.

Item Type: Thesis (Magister)
Uncontrolled Keywords: CMOS circuits analogiques, Convertisseur numérique analogique (CNA), Différentielle non linéarité (DNL), Intégrale non linéarité (INL).
Subjects: Technologie > Electronique
Divisions: Faculté de technologie > Département d'électronique
Date Deposited: 27 Apr 2017 12:47
Last Modified: 27 Apr 2017 12:47
URI: http://eprints.univ-batna2.dz/id/eprint/1210

Actions (login required)

View Item View Item